每年12月,半导体行业都会迎来一场备受瞩目的盛会——国际电子器件大会(IEDM)。这个被誉为行业“奥林匹克”的会议,汇聚了英特尔、台积电、三星等科技巨头,以及全球顶尖高校的学者,共同探讨芯片技术的未来走向。从晶体管结构到互连材料,参会者们不断挑战物理极限,为半导体行业的创新指明方向。
在最近的IEDM 2025会议上,一个备受关注的话题是铜互连材料面临的挑战。随着芯片制程不断缩小,铜导线的电阻问题日益突出。根据基础物理原理,导线越细,电阻越大,这导致信号传输变慢,功耗大幅增加。为了解决这一问题,行业开始探索用钌(Ru)金属替代铜作为互连材料。
钌金属之所以成为焦点,主要得益于其独特的物理特性。在极细的线宽下,钌的电阻对“变细”现象的敏感度远低于铜,更适合用于先进制程。钌与原子层沉积(ALD)工艺高度兼容。与传统电镀工艺不同,ALD工艺通过逐层沉积的方式,即使在极窄的导电沟槽中也能均匀铺展钌材料。这种工艺还能使钌内部的晶粒排列更加整齐,进一步降低电阻。
会议期间,三星公布了一项实验结果:在横截面积仅为300 nm²的超细互连线中,采用ALD工艺制造的钌线电阻比传统溅射工艺降低了46%。与此同时,比利时微电子研究中心(imec)展示了在16 nm间距下实现的两层钌互连结构,并在300 mm晶圆上取得了超过95%的良率。这些成果表明,钌互连技术可能即将进入实际应用阶段。
然而,互连材料的革新只是芯片技术进步的一部分。另一个关键议题是晶体管沟道材料的替代。传统硅沟道因厚度较大,导致栅极对电子的控制能力减弱,漏电问题严重。为了解决这一难题,行业开始研究二维过渡金属硫化物(2D TMDs),如硫化钼(MoS₂)和硒化钨(WSe₂)。这些材料厚度仅有几层原子,能够显著提升栅极对电子的控制精度,从而降低漏电和功耗。
尽管2D TMDs材料展现出巨大潜力,但其大规模应用仍面临诸多挑战。例如,材料生长工艺可能损坏栅极结构,过薄的材料容易翘边,低阻接触问题也需要进一步解决。目前,这一领域的研究仍处于原型阶段,距离商业化还有较长的路要走。
除了上述前沿技术,IEDM会议还讨论了晶体管结构的创新。过去十几年,行业从FinFET技术逐步过渡到GAA(环绕栅极)结构,晶体管密度不断提升。近年来,台积电等企业开始重点研究CFET(互补场效应晶体管)技术。与传统的横向扩展方式不同,CFET通过垂直叠加晶体管,利用三维空间提高密度,为芯片性能的进一步提升开辟了新路径。
IEDM会议不仅是技术交流的平台,更是行业创新精神的体现。每一篇论文背后,都凝聚着无数次实验、争论和改进的努力。微电子行业的发展,正是人类不断突破极限、探索未知的缩影。正是这些默默耕耘的工程师们,用智慧和汗水推动着科技的不断进步。